noviembre 23, 2024

Complete News World

Intel Lunar Lake traerá un aumento de ~ 30% en el CPI

3 min read

Una introducción al retiro es una lista de lo que puede esperar. Como recapitulamos la última vez, un total de seis generaciones han evolucionado a partir de las tres generaciones originales (en negrita):

  • Lago de aliso – 8 núcleos grandes Golden Cove.8 átomos Gracemont; Cuarto trimestre de 2021
  • Lago Rapaces – 8 núcleos grandes Cala de aves rapaces, 16 átomos Gracemont; T2 2022
  • Lago Meteora – 8 × Cala Redwood,? × Crestmont; chips / azulejos; T2 2023
  • Arrow Lake – 8 × Caleta de los leones, 32 × Skymont; Cuarto trimestre de 2023
  • Lago lunar -? × Caleta de los leones,? × Skymont; TSMC 3 nm; Cuarto trimestre de 2024
  • Nova Lake -? × Cala Panthère,? × Sombremont; 2025

Lago Rapaces debe ser principalmente refinado Lago de aliso con el doble de los granos pequeños. Lago Meteora es una transición de monolitos a conjuntos de chips / mosaicos. Arrow Lake es básicamente Lago lunar hecho en un proceso de generación anterior. Nova Lake trae una nueva arquitectura de corazones grandes y pequeños.

Soleado
Ensenada
sauce
Ensenada
dorado
Ensenada
Oceano
Ensenada
Secoya
Ensenada
León
Ensenada
Pantera
Ensenada
Lago de hielo Tiger Lake Edad

Granito
Rápido

Meteorito
lago
Flecha
lago
Estrella nueva
lago
Lakefield

Zafiro
Rápido

diamante
Rápido

Lunar
lago

Spring Hill Raptor Lk

Cohete lk

amarillo: principalmente en el escritorio
verde: principalmente móvil
gris: escritorio y móvil
rojo: principalmente servidores

Según la nueva información, se suponía que el trabajo de Jim Keller en Intel era la arquitectura de gran núcleo, a la que profesionalmente llamó Núcleo real. Esta designación no se encuentra en productos reales: Implementación parcial Núcleo real sera llamado Caleta de los leones. En el caso de procesadores Lago lunar debería significar un aumento de ~ 30% en el IPC sobre el núcleo Cala Redwood (procesadores Lago Meteora). Núcleo real con todo lo que tiene que aportar a lo esencial Cala Panthère (procesadores Nova Lake).

READ  Diseño de Sony Xperia 1 V revelado por vallas publicitarias
. .. …. ….. …… …….
32 millas náuticas Westmere Sandy Street
22 millas náuticas Ivy Bridge Haswell Hswll-rfrsh
14 millas náuticas Broadwell Lago celestial lago kaby Café Lk CFL-rfrsh
Lago Whsk
Cometa
lago
Cohete
lago
10 nm Cañón
lago
Lago de hielo Tiger Lake Edad
“Intel 7”
Raptor Lk
“Intel 7”
7 millas náuticas
Intel 4
Meteorito
lago
Flecha
lago
5 millas náuticas
Intel 3
Lunar
lago
Estrella nueva
lago

El proceso de 7nm / Intel 4 se utilizará para el mosaico Lago Meteora y después Arrow Lake, que debería ser el primero en llevar la arquitectura Caleta de los leones con dicho incremento de 30-30% en el IPC. Las próximas generaciones ya se fabricarán utilizando el proceso 5nm / Intel 3. Lago lunar es en términos de nomenclatura histórica “tick” (nuevo proceso, arquitectura antigua), Nova Lake es un “tock” (proceso antiguo, nueva arquitectura). Sumando todos los incrementos intergeneracionales del IPC entre Lago de aliso (Golden Cove) a Nova Lake (Cala Panthère) debería duplicarse aproximadamente. Entonces si entre Lago Meteora a Lago lunar hay un retraso de aproximadamente el 30%, luego entre Lago de aliso a Lago Meteora más mezi Lago lunar a Nova Lake todavía debe haber un retraso de aproximadamente el 54% para alcanzar este 100% (1,3 × 1,54 = 2).

Intel ha demostrado ser capaz de desarrollar arquitecturas con un crecimiento de IPC relativamente alto, incluso bajo un liderazgo ineficiente (Cala soleada, Golden Cove), por lo tanto, debemos creer que en cuatro años tendrá una arquitectura IPC dual. Por supuesto, esto no afecta a la posibilidad de poner en marcha un nuevo proceso de producción cada dos años para que Tick Tock pueda volver a funcionar. Después de 7 generaciones en un proceso de 14 nm y 5 generaciones en un proceso de 10 nm, sería todo un milagro.

READ  La resistencia más grande amplifica el valor más pequeño.

En cuanto a los planes a largo plazo de Intel (es decir, después Nova Lake programada para 2025), según fuentes no oficiales, la compañía ha ideado una arquitectura que admite SMT4, DDR5-7400 (es decir, superior a la especificación JEDEC actual correspondiente a DDR5-6400) y un aprendizaje automático integrado con acelerador. Incluso si esta información coincide con la realidad, es un futuro tan lejano que los planes pueden cambiar hasta entonces, así que tómelo como una perspectiva meteorológica.

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *